ProtokT4.pdf

(251 KB) Pobierz
Microsoft Word - ProtokT4.doc
INSTYTUT TELEINFORMATYKI I AUTOMATYKI
Laboratorium Podstaw Technologii Komputerów
T4 Temat : BADANIE SCALONYCH BRAMEK LOGICZNYCH TTL I CMOS
Grupa: …………
Zespół nr.: …………
Data: …………………
1. …………………………………………………………
Podpis: ………………
2. …………………………………………………………
Ocena: . . . . . . . . . . . . .
3. …………………………………………………………
Protokół
4.1. Pomiar napięcia U OL przy zadanym prądzie I OL
Ucc=+5V
R
A
I
OL
U V
IH
=
2.0
1
2
3
V
U
OL
GND
Rys. 4.1 Układ do pomiaru napięcia wyjściowego U OL
Użyte elementy: ……………………………………………………………………………………………………
Tabela 4.1.
I OL [mA]
U OL [V]
4.2. Pomiar napięcia U OH przy zadanym prądzie I OH
Ucc=+5V
I
OH
U V
=
0.8
1
2
3
A
V
U
OH
R
GND
Rys. 4.2 Układ do pomiaru napięcia wyjściowego U OH
Tabela 4.2.
I OH [mA]
U OH [V]
1
IL
677962894.033.png 677962894.034.png 677962894.035.png 677962894.036.png
4.3. Pomiar prądów I IL , I IH , charakterystyki przejściowej U O =f(U I ) i charakterystyki
poboru prądu ze źródła zasilania I CC =f(U I )
cc UV
= + cc
I
A
2.2 k
I
I
A
150
1 µ
V
V
ZZ UV
=+
5
U
I
GND
U
O
Rys. 4.3 Układ do wyznaczania charakterystyki przejściowej i poboru prądu
Tabela 4.3.
U I [V]
I I [mA]
Tabela 4.4.
U I [V]
U O [V]
I CC [mA]
4.4. Pomiar parametrów dynamicznych bramki TTL
Ucc=+5V
390
Obciążenie
bramki TTL
1
2
3
Gen
15p
GND
OSC
A
A
B
B
GND
Rys. 4.4. Układ do pomiaru parametrów dynamicznych bramki TTL
Tabela 4.5.
wg katalogu
bez obciążenia
z obciążeniem
t pLH [ns]
t pHL [ns]
2
5
677962894.001.png 677962894.002.png
U I
[V]
t[…]
U O
[V]
t […]
Rys. 4.4a. Przebiegi w układzie z rysunku 4.4
4.5. Pomiar parametrów statycznych bramki CMOS
14
2
11
U
DD
.
.
.
.
.
.
P
.
P
.
P
.
.
.
6
13
3
1
10
12
8
5
.
.
.
.
.
N
N
N
.
.
.
.
.
.
U
SS
7
4
9
Rys. 4.5a. Schemat układu 4007
Tabela 4.6.
A
U IA [V]
B
U IB [V]
U OF [V]
F=.............
0
0.0
0
0.0
0
0.0
1
+5.0
1
+5.0
0
0.0
1
+5.0
1
+5.0
Tabela 4.7.
U I [V]
U O [V]
I DD [V]
3
677962894.003.png 677962894.004.png 677962894.005.png 677962894.006.png 677962894.007.png 677962894.008.png
Udd
A
.
.
Udd
P
.
P
P
.
F = AB
B
.
.
P
.
N
.
A
F = A + B
N
.
.
.
.
B
N
N
.
.
.
.
Uss
Uss
Rys. 4.5b. Schemat bramki NAND
Rys. 4.6. Schemat bramki NOR
I
DD
I
DD
mA
mA
U
DD
U
DD
A
B
A
B
2.2 k
2.2 k
F
F
150
1 µ
U
SS
ZZ UV
= +
5
150
1 µ
U
SS
U V
=+
V
V
V
V
ZZ UV
U
I
GND
U
O
U V
= +
5
U
I
GND
U
O
Rys. 4.7. Układ do pomiaru parametrów statycznych bramki NAND
Rys. 4.8. Układ do pomiaru parametrów statycznych bramki NOR
4
5
DD
=+
5
DD
677962894.009.png 677962894.010.png 677962894.011.png 677962894.012.png 677962894.013.png 677962894.014.png 677962894.015.png 677962894.016.png 677962894.017.png 677962894.018.png 677962894.019.png 677962894.020.png 677962894.021.png 677962894.022.png 677962894.023.png 677962894.024.png 677962894.025.png 677962894.026.png
4.6. Pomiar parametrów dynamicznych bramki CMOS zbudowanej na układzie 4007
Udd=+5V
OSC
14
A
..
A
1
2
3
F
..
A
B
..
GND
B
..
Gen
B
U
I
U
O
R K
=
10
7
C pF
=
200
L
Uss
Rys. 4.9. Układ do pomiaru parametrów dynamicznych bramki CMOS (na 4007)
Tabela 4.8.
bez obciążenia
z obciążeniem
t i [ns]
t r [ns]
t f [ns]
t pHL [ns]
t pLH [ns]
f max [MHz]
U Gmin [V]
U I
[V]
t[…]
U O
[V]
t […]
Rys. 4.9a. Przebiegi w układzie z rysunku 4.9
5
677962894.027.png 677962894.028.png 677962894.029.png 677962894.030.png 677962894.031.png 677962894.032.png
 
Zgłoś jeśli naruszono regulamin